Processori/MemoriaGlossario dei termini dell'informatica
2 way multiprocessing
 
multiprocessing a 2 vie
286
 
 
287
 
 
386
 
 
386SL
 
 
386SX
 
 
387
 
 
3D-RAM
 
 
4 way multiprocessing
 
multiprocessing a 4 vie
486
 
 
486DX
 
 
486DX2
 
 
486DX4
 
 
486SL
 
 
486SLC
 
 
486SLC2
 
 
486SLC3
 
 
486SX
 
 
486SX2
 
 
487
 
 
80186
 
 
80286
 
 
80287
 
 
80386
 
 
80386
 
 
80387
 
 
80486
 
 
80486DX
 
 
80586
 
 
80686
 
 
8080
 
 
8086
 
 
8087
 
 
8088
 
 
A20
 
 
AC Æ97Audio Codec 97
 
access time
 
tempo di accesso
accumulator
 
accumulatore
accumulatore
 
 
adapter RAM
 
RAM della scheda di espansione
ALUArithmetic Logic Unitunità logica e aritmetica
APICAdvanced Programmable Interrupt Controllercontroller di interrupt programmabile avanzato
architectural registers
 
registri architetturale
architectural state
 
stato architetturale
associative memory
 
memoria associativa
associative storage
 
memoria associativa
asynchronous cache
 
cache asincrona
babble
 
chiacchiericcio
Banister
 
 
BEDO DRAMBurst Extended Data Out DRAMDRAM di tipo EDO ottimizzata per letture a raffica
BGABall Grid Arraymatrice a griglia di sfere
branch
 
diramazione o salto
branch prediction
 
previsione di diramazione o di salto
bridge
 
ponte
BTBBranch Target Buffer
 
bus agent
 
 
bus locale
 
 
cache asincrona
 
 
cache coherency
 
coerenza della cache
cache di primo livello
 
 
cache flush
 
 
cache line
 
linea di cache
cache line fill
 
riempimento di una riga di cache
cache line size
 
dimensione della linea di cache
cache miss
 
 
cache sincrona
 
 
cached DRAMcached Dynamic Random Access Memorymemoria dinamica ad accesso casuale con cache
CacheDRAM
 
RAM dinamica con cache
CAMContent Addressable Memorymemoria indirizzabile in base al contenuto
Camino
 
 
Carmel
 
 
Cascades
 
 
CDRAMCached Dynamic Random Access Memorymemoria dinamica ad accesso casuale con cache
Celeron
 
 
Celeron Banister
 
 
Celeron Covington
 
 
Celeron Mendocino
 
 
cella
 
cell
chip set
 
 
chipset
 
 
CISCComplex Instruction-Set Computing oppure Complex Instruction Set Computerarchitettura di elaborazione con insieme di istruzioni complesso
classe 10
 
 
CMOS RAMComplementary Metal Oxide Semiconductor Random Access Memorymemoria ad accesso casuale in tecnologia CMOS
concurrent PCI
 
PCI simultaneo
Concurrent RDRAMConcurrent Rambus DRAMmemoria dinamica ad accesso casuale di Rambus con accesso simultaneo
content addressable memory
 
memoria indirizzabile in base al contenuto
context switching
 
commutazione di contesto
controllore incapsulato
 
 
Coppermine
 
 
Covington
 
 
CPUCentral Processing Unitunità di elaborazione centrale
cycle time
 
tempo di ciclo
Cyrix 6x86MX
 
 
Cyrix MediaGX
 
 
Cyrix MII
 
 
data forwarding
 
 
DDR DRAMDouble Data Rate Dynamic Random Access Memorymemoria dinamica ad accesso casuale con velocità di trasferimento dati doppia
DDR SDRAMDouble Data Rate Synchronous Dynamic Random Access Memorymemoria dinamica ad accesso casuale sincrona con velocità di trasferimento dati doppia
decode
 
decodificare
dependency
 
dipendenza
Deschutes
 
 
DIMMDual In-line Memory Modulemodulo di memoria con linea doppia di contatti
direct mapping cache
 
cache a mappatura diretta
Direct RDRAMDirect Rambus DRAMmemoria dinamica ad accesso casuale di Rambus con accesso diretto
Dixon
 
 
DMADirect Memory Accessaccesso diretto alla memoria
DRAMDynamic Random Access Memorymemoria dinamica ad accesso casuale
DSPDigital Signal Processorprocessore digitale del segnale
DX4
 
 
dynamic execution
 
esecuzione dinamica
ECC memoryError-Correcting Code memory oppure Error Checking and Correcting memorymemoria con codice di correzione automatica degli errori
EDCError Detection and Correctionrilevamento e correzione degli errori
EDO RAMExtended Data Out Random Access Memorymemoria ad accesso casuale con tempo in uscita esteso
EDRAMEnhanced Dynamic Random Access Memorymemoria dinamica ad accesso casuale migliorata
EEPROMElectrically Erasable Programmable Read Only Memorymemoria a sola lettura programmabile e cancellabile elettricamente
embedded controller
 
controllore incapsulato
EMSExpanded Memory Specificationspecifica per la gestione della memoria espansa
EPROMErasable Programmable Read Only Memorymemorie a sola lettura programmabili e cancellabili
ESDRAMEnhanced SDRAMmemoria dinamica ad accesso casuale sincrona e potenziata
execution unit
 
unità di esecuzione
external memory
 
memoria esterna
fetch
 
acquisizione, recupero
floating point
 
virgola mobile
FPM DRAMFast Page Mode DRAMDRAM in modalità fast page
FPUFloating Point Unitunità per il calcolo in virgola mobile
fully associative cache
 
cache pienamente associativa
geometry
 
geometria
GTL+Gunning Transceiver Logic pluslogica a trasmettitore-ricevitore di alta velocità, migliorata
HCIHost Controller Interfaceinterfaccia dellÆhost controller
ICacheInstruction Cachecache delle istruzioni
immediate addressing
 
indirizzamento immediato
instruction
 
istruzione
Instruction Pool
 
 
K6
 
 
K6 3D
 
 
K6-2
 
 
K6-3
 
 
K7
 
 
Katmai
 
 
kernel mode
 
modalità di nucleo
Klamath
 
 
KNIKatmai New Instructionsistruzioni nuove del processore Katmai
level 1 cache
 
cache di primo livello
level 2 cache
 
cache di secondo livello
line
 
 
local bus
 
bus locale
low insertion force
 
 
LVTTLLow Voltage Transistor Transistor LogicTransistor Transistor Logic a bassa tensione
MCUMicroController Unitunità microcontrollore
MDRAMMultibank DRAM
 
memoria associativa
 
 
memoria esterna
 
 
memoria primaria
 
 
memoria reale
 
 
memoria secondaria
 
 
memoria virtuale
 
 
memory controller
 
controller della memoria
memory interleaving
 
interleave sulla memoria
Mendocino
 
 
Merced
 
 
MICMemory Interface Component
 
micro-op
 
micro-operazione
microcode
 
microcodice
microcontrollore
 
 
micron
 
 
MISMicrocode Instruction Sequencer
 
MMOMobile MOdule
 
MMUMemory Management Unitunità di gestione della memoria
MMX
 
 
MOBMemory Order Buffer
 
modalità protetta
 
 
modalità reale
 
 
multibank DRAM
 
DRAM multibanco
multiply-accumulate
 
moltiplicazione-accumulazione
multiprocessing a 2 vie
 
 
multiprocessing a 4 vie
 
 
multitasking cooperativo
 
 
multitasking di prelazione
 
 
NDPNumeric Data Processorelaboratore di dati numerici
nDRAMnext generation DRAMmemoria dinamica ad accesso casuale di nuova generazione
non-blocking
 
non-bloccante
non-preemptive multitasking
 
multitasking non di prelazione
north bridge
 
ponte nord
offset
 
scostamento, spiazzamento
OMCOrion Memory Controller
 
OPBOrion to PCI Bridge
 
out-of-order execution
 
esecuzione fuori sequenza
P24T
 
 
P5
 
 
P54C
 
 
P54CS
 
 
P55CS
 
 
P6
 
 
package
 
contenitore
paged memory
 
memoria paginata
paginazione
 
 
paging memory
 
memoria paginata
PBSRAMPipelined Burst Static RAMRAM statica con pipeline a raffica
PC100
 
 
Pentium
 
 
Pentium II
 
 
Pentium II Coppermine
 
 
Pentium II Deschutes
 
 
Pentium II Katmai
 
 
Pentium II Klamath
 
 
Pentium II Mobile
 
 
Pentium II Mobile Coppermine
 
 
Pentium II Mobile Dixon
 
 
Pentium II Mobile Katmai
 
 
Pentium MMX
 
 
Pentium MMX TCP
 
 
Pentium Pro
 
 
PGAPin Grid Arraymatrice a griglia di piedini
PICProgrammable Interrupt Controllercontroller di interrupt programmabile
pin grid array
 
matrice a griglia di piedini
pipeline
 
canalizzazione, condotto
pipelining
 
 
PMMUPaged Memory Management Unitunità di gestione della memoria paginata
preemptive multitasking
 
multitasking di prelazione
protected mode
 
modalità protetta
Rambus DRAM
 
 
RATRegister Alias Table
 
RDRAMRambus DRAMmemoria dinamica ad accesso casuale di Rambus
real memory
 
memoria reale
real mode
 
modalità reale
register
 
registro
register-to-memory instruction
 
 
registry renaming
 
ridenominazione dei registri
reorder buffer
 
buffer di riordinamento
reservation station
 
stazione di accumulo
resource unit
 
 
retire
 
terminare
return stack
 
 
RIMMRambus In-line Memory Modulemodulo di memoria con linea singola di contatti inventato da Rambus
ROBRe-Order Bufferbuffer di riordinamento
ROPRISC Operation
 
SDRAM-IISynchronous DRAM-IImemoria dinamica ad accesso casuale sincrona, seconda versione
SECSingle Edge Contactcontatto su un solo spigolo
secondary storage
 
memoria secondaria
segmentazione
 
 
segmento
 
 
SEPSingle Edge Processorprocessore a connettore singolo
set-associative cache
 
cache con mappatura associativa a blocchi
SGRAMSynchronous Graphic RAMRAM sincrona grafica
SIMDSingle Instruction Multiple Dataistruzione singola e dati multipli
SIMMSingle In-line Memory Modulemodulo di memoria con linea singola di contatti
SLDRAMSinkLink DRAMmemoria dinamica ad accesso casuale con collegamento sincronizzato
Slot 1
 
 
Slot 2
 
 
snooping
 
 
Socket 4
 
 
Socket 5
 
 
Socket 7
 
 
Socket 8
 
 
SODIMMSmall Outline Dual In-line Memory Modulemodulo di memoria con linea doppia di contatti e dimensioni ridotte
south bridge
 
ponte sud
speculative execution
 
esecuzione speculativa
SRAMStatic Random Access Memorymemoria statica ad accesso casuale
stallo
 
 
store buffer
 
buffer di scrittura
strobe
 
 
superpipeline
 
 
superscalar
 
superscalare
synchronous cache
 
cache sincrona
tag
 
 
tag RAM
 
 
tag SRAM
 
tag Static Random Access Memory
Tanner
 
 
TCPTape Carrier Packageimpacchettamento a nastro portante
tempo di ciclo
 
 
tempo di trasferimento
 
 
Tillamook
 
 
time slicing multitasking
 
multitasking a partizione di tempo
transaction bus
 
bus transazionale
transfer time
 
tempo di trasferimento
TTLTransistor Transistor Logic
 
UMAUnified Memory Architecturearchitettura di memoria unificata
UNRUniversity of Nevada - Rino
 
UOPmicro-op
 
VCMVirtual Channel Memorymemoria a canale virtuale
VESA local bus
 
bus locale a standard VESA
virtual memory
 
memoria virtuale
VL-busVESA local busbus locale a standard VESA
VRAMVideo Random Access Memorymemoria video ad accesso casuale
WRAMWindows Random Access Memorymemoria ad accesso casuale per Windows
Xeon
 
 
Xeon Cascades
 
 
Xeon Tanner
 
 
zero insertion force
 
forza dÆinserimento nulla
ZIFZero Insertion Forceforza dÆinserimento nulla

Glossario dei termini dell'informatica a cura di Roberto Mazzoni
Tutti i diritti riservati